فایل پی دی اف کامل آشکارسازی سیگنال های DTME برای ۶۴ پورت بطور همزمان PDF
توجه : این فایل به صورت فایل PDF (پی دی اف) ارائه میگردد
فایل پی دی اف کامل آشکارسازی سیگنال های DTME برای ۶۴ پورت بطور همزمان PDF دارای ۱۳۶ صفحه می باشد و دارای تنظیمات و فهرست کامل در PDF می باشد و آماده پرینت یا چاپ است
لطفا نگران مطالب داخل فایل نباشید، مطالب داخل صفحات بسیار عالی و قابل درک برای شما می باشد، ما عالی بودن این فایل رو تضمین می کنیم.
فایل پی دی اف فایل پی دی اف کامل آشکارسازی سیگنال های DTME برای ۶۴ پورت بطور همزمان PDF کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه و مراکز دولتی می باشد.
توجه : در صورت مشاهده بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل می باشد و در فایل اصلی فایل پی دی اف کامل آشکارسازی سیگنال های DTME برای ۶۴ پورت بطور همزمان PDF،به هیچ وجه بهم ریختگی وجود ندارد
بخشی از متن فایل پی دی اف کامل آشکارسازی سیگنال های DTME برای ۶۴ پورت بطور همزمان PDF :
چکیده :
برای ۶۴ مشترک به طور همزمان و DTMF هدف از این پروژه ، آشکارسازی سیگنالهای تون
می باشد. MOTOROLA ساخت شرکت ، XC56309PV با استفاده از آی سی ۱۰۰
در روی صفحه کلید تلفن از ترکیب ماتریسی دو گروه DTMF در مجموع سیگنالهای تون
وجود دارد DTMF فرکانسی تشکیل شده اند و روشهای گوناگونی برای آشکارسازی تونهای
DFT که حالت خاصی از GOERTZEL ،که از آن جمله می توان به استفاده از الگوریتم
است، اشاره کرد .
در این آشکار سازی از دو بخش مجزای تخمین اطلاعات طیفی وتصمیم گیری اطلاعات
GOERTZEL سیگنال استفاده شده است. تخمین اطلاعات طیفی مربوط به الگوریتم
میشود وبخش تصمیم گیری از ۴ معیار زیر استفاده می کند:
DTMF – تشخیص انرژی سیگنال تون
-بررسی سیگنال تون با استفاده از دو سطح آستانه
-بررسی ماکزیمم متناظر
-بررسی ماکزیمم هارمونیک دوم متناظر
که در ادامه تشریح پروژه این موارد بازگو می شوند.
است دارای هسته اصلی DSP مورد نظر که از خانواده ۵۶۳۰۰ DSP از سوی دیگر
بوده وآدرس دهی آن ۲۴ بیتی وقابل برنامه ریزی نیز می باشد. FIXED POINT
RAM ,ROM از پورتهای سریال ،پورتهای موازی ،تایمرها ،حافظه های IC اجزای کلی این
IC تشکیل شده است. همچنین این …….، HOST INTERFACE، GPIO وپورتهای
۳*۱۴ KBYTE شدن و فضای DOWN LOAD دارای ۶۰ کیلوبایت حافظه برنامه قابل
می باشد که میزان نرخ آن قابل تعریف است . ST-BUS و همچنین دارای ۲ لینک RAM
و ESSI و HOST INTERFACE در این پروژه برای آشکار سازی تونها از بخشهای
مدهای کاری مناسب برای اجرای برنامه مورد نظر استفاده شده است ، زمانیکه شماره گیری به
صورت تون با مرکز صورت می گیرد برای آشکار سازی این شماره گیری , ابتدا تون ها از
DETECT شده و سپس برای MAIN SWITCH طریق لینک صوتی مشترکین وارد برد
منتقل می شوند که در ادامه به آنها می پردازیم. DSP شدن به برد
در پایان ، مراحل بارگذاری برنامه نوشته شده با اسمبلی را به شرح زیر مشاهده می نمایید:
SOFTWARES:
ASM56300 –B DTMF.ASM
DSPLNK -B DTMF.CLN
CLDLOD DTMF.CLD > DTMF.LOD
DSP DTMF.LOD DTMF.BIN
بیش از ۳۰ سال است که برای جایگزینی شماره گیری پالس راه اندازی DTMF سیگنالینگ
را به عنوان ابزاری معروف در آدرس دهی ، در صنعت DTMF شده است و امروزه می توان
مخابرات معرفی کرد..
DTMF به طور کلی هیچ استاندارد واحدی که بتواند همه موارد مربوط به آشکارسازی ارقام
توصیه نامه های ، (Q23,Q24) ITU را پاسخگو باشد ،وجود ندارد. چندین سند
برای این عملکرد با چندین منبع دیگر وجود دارد که در کنار یکدیگر می TIA/EIA-46db
منجر شوند. DTMF توانند به یک نتیجه مطلوب در مورد آشکارسازی
که می توان به آنها اشاره کرد عبارتند از: DTMF از جمله کاربرد های آشکار سازی
وارسال پیام صوتی وخیلی امکانات گوناگون دیگر که می توان با VOX،PBX،IVR،CO
از آنها بهره مند شد. DTMF آشکارسازی
با توجه به اینکه پروژه مذکور برای آشکارسازی ۶۴ مشترک به طور همزمان می باشد و برای
ضروری می باشد تا ما را هم در DSP اینکه اجرای سریع و دقیق آن مورد نظر است ، نیاز به
هزینه ،سرعت و دقت ومصرف کم توان یاری رساند.
ای با IC که MOTOROLA ساخت شرکت ، XC56309PV از این رو، از پردازشگر ۱۰۰
می باشد، در جهت ST-BUS 100 ودارای ۲ لینک MIPS آدرس دهی ۲۴ بیتی وقابلیت
اجرای این پروژه بر آمدیم.
و روشهای آشکارسازی این نوع DTMF در ابتدای این گزارش به تشریح سیگنال های
مورد استفاده را تشریح کرده و در آخر به DSP سیگنال ها می پردازیم،سپس ساختار داخلی
اجرای پروژه و برنامه نوشته شده برای اجرای آن و نتایج مذکور اشاره خواهیم کرد.
و…
فایل پی دی اف کامل آشکارسازی سیگنال های DTME برای ۶۴ پورت بطور همزمان PDF
فهرست مطالب :
(به هم ریختگی و نامرتبی متن ها به دلیل فرمت آن ها در سایت میباشد در فایل اصلی مرتب و واضح میباشد)
چکیده………….…………………………………………..………….… ۱
مقدمه..……………………………..……………………….……….… ۳
۴………………………………………..………. DTMF فصل اول:تئورى
۵……..……………………………..………….………… DTMF 1)مبانی -۱
۲)کاربردها………………………………………………………. ۵ -۱
۶..…..…..………………………………………… DTMF 3)آشکارسازی -۱
۷…………,………..….…………………………… DTMF 4)پیاده سازی -۱
۱)بخش فیلترینگ.……..…………………………………..………… ۹ -۴ -۱
۱)تکنیک استفاده از دو سطح آستانه…………………..………,..……..… ۱۲ -۱ -۴-۱
۲-۱ )تکنیک آشکار سازی هارمونیک دوم.…………………………….…… ۱۴ -۴ -۱
۱۴……..…….…………… Goertzel ساختار سلول – Goertzel 2) الگوریتم -۴ -۱
۳)تخمین اطلاعات طیف.…..…………………………………..……… ۱۶ -۴ -۱
۴)تصمیم گیری……….……………………………………………… ۱۸ -۴ -۱
۲۰…………………………………………… DSP فصل دوم: ساختار ۵۶۳۰۰
۲)مقدمه….………….…………………………………………………. ۲۱ -۱
۲۲ ………..…………..……………………………DSP 2)دیدکلی از هسته -۲
۲۳…..……..……..……………(Data ALU) 1)بخش محاسبات منطقی داده -۲ -۲
۲۴….…..………………………………….. (AGU) 2)بخش تولید آدرس -۲ -۲
۲۶….………….…………………………… (PCU) 3)بخش کنترل برنامه -۲ -۲
روی چیپ………………………………….….… ۲۷ cache 4)دستورالعمل -۲ -۲
۲۷ …..….……………..………………protA 5) اینترفیس حافظه خارجی -۲ -۲
و تولید کننده کلاک.………………..………. ۲۷ (PLL) 6)حلقه قفل شده فاز -۲ -۲
۷) پشتیبانی از اشکال زدایی سخت افزاری..…………………….………….. ۲۸ -۲ -۲
۲۹….………………………… (DMA) 8)دسترسی حافظه به صورت مستقیم -۲ -۲
۳۰………….………………..… (DATA ALU) 3)بخش محاسبات منطقی داده -۲
۳۰……………………….…….….…………… Data ALU 1) معماری -۳ -۲
۳۱……………. (Y0, Y1, X0, X1) Data ALU 1-1 ) رجیسترهای ورودی -۳ -۲
ضرب کننده اکومولاتور)……………………………… ۳۲ ) MAC 2-1 ) بخش -۳ -۲
۳۲..… (A1, A2, A0,B2, B1, B0) :Data ALU 3-1 ) رجیسترهای اکومولاتور -۳ -۲
۴-۱ ) شیفت دهنده اکومولاتور..……………………………..….….…… ۳۳ -۳ -۲
۳۳………………………………………. (BFU) 5-1 ) بخش رشته بیت -۳ -۲
۶-۱ ) شیفت دهنده / محدود کننده داده…………………………………… ۳۴ -۳ -۲
۷-۱ ) مقیاس بندی…….…………..…….……………………………. ۳۴ -۳ -۲
۳۴ ………..….……………………………… (AGU) 4)بخش تولید آدرس -۲
۳۵……………………..…………………………..… AGU 1) معماری -۴ -۲
۲) مدل برنامه ریزی..…………………..…………………..……….… ۳۶ -۴ -۲
۳۷……………..…………………………….. (PCU) 5)بخش کنترل برنامه -۲
۱) دید کلی…………………………………………………….…… ۳۷ -۵ -۲
۳۹………..…………………………………. PCU 2) معماری سخت افزار -۵ -۲
۴۰……………………………………………. PCU 3) مدل برنامه ریزی -۵ -۲
۱-۳ )رجیسترهای وضعیت و پیکربندی….……….………………..…….… ۴۱ -۵ -۲
۱-۱-۳ ) رجیستر مد عملیاتی………………………………..…….…… ۴۱ -۵ -۲
۴۲…………………………..………..…… (SR) 2-1-3 ) رجیستر وضعیت -۵ -۲
۴) پشته و بخش تعمیم یافته پشته..….……………………………..…… ۴۴ -۵ -۲
۵) رجیسترهای عملکرد و پیکربندی پشته سیستم…………………………… ۴۴ -۵ -۲
۴۵………..…………………………….. (SP) 1-5 ) رجیستر اشار هگر پشته -۵ -۲
۴۶……………..…..……………………. (SC) 2-5 )رجیستر شمارنده پشته -۵ -۲
۴۶….………..……………………………… (SZ) 3-5 )رجیستر سایزپشته -۵ -۲
۴-۵ )برنامه، حلقه و کنترل پردازش رد کردن درخواست..……………….……… ۴۷ -۵ -۲
۴۷………….……………………….. (PC) 1-4-5 ) رجیستر شمارنده برنامه -۵ -۲
۴۷…….………………………………. (LA) 2-4-5 ) رجیستر آدرس حلقه -۵ -۲
۴۸…….……………………………. (LC) 3-4-5 ) رجیستر شمارنده حلقه -۵ -۲
۴۸…….………………………… (VBA) 4-4-5 ) رجیستر آدرس پایه بردار -۵ -۲
و تولید کننده کلاک.………………………..……………..…… ۴۸ PLL(6 -2
۴۹….………..………………………………………….. PLL 1-6 )بلوک -۲
۱-۱-۶ )بخش پیش از تقسیم فرکانس……………………….………….…… ۴۹ -۲
۲-۱-۶ )آشکارساز فاز ………………………….………………..…….… ۵۰ -۲
۵۰….……..…….………………. (VCO) 3-1-6 ) اسیلاتور کنترل شده با ولتاژ -۲
۱) تقسیم کننده فرکانس.…………………………………….…… ۵۰ -۳-۱-۶ -۲
۵۱………..………………………………….. PLL 2)عناصر کنترل -۳-۱-۶ -۲
۱) تقسیم ورودی سیگنال ساعت………………………….……… ۵۱ -۲ -۳-۱-۶ -۲
۲) تکثیر فرکانس: (ضرب فرکانس)…..…………………………..… ۵۱ -۲ -۳-۱-۶ -۲
۳)حذف کردن انحراف موج………………………………….…… ۵۲ -۲ -۳-۱-۶ -۲
۴)عملکرد فرکانسی………………………………………….… ۵۲ -۲ -۳-۱-۶ -۲
۵۳….……………………….…………………. PLL 3-6 ) مدل برنام هریزی -۲
۴-۶ ) همزمان کردن سیگنال ساعت.………..……………………..….….… ۵۳ -۲
۵۳.….……….…………………………….… PLL 5-6 ) رهنمودهای طراحی -۲
۷) فضاهای حافظه و مدهای عملیاتی.………………………………….…… ۵۴ -۲
۵۶..….….…………………….. DSP 1)نگاشت حافظه هسته خانواده ۵۶۳۰۰ -۷ -۲
۵۶……..…………………………………..… X 1-1 ) فضای حافظه داده -۷ -۲
داخلی……………………………………………… ۵۷ X, I/O 2-1 )فضای -۷ -۲
۵۷……………………………………………… Y 3-1 )فضای حافظه داده -۷ -۲
خارجی / داخلی.……………………………..….. ۵۷ Y, I/O 1-3-1 ) فضای -۷ -۲
۴-۱ )حافظه برنامه..…………………………………………………… ۵۸ -۷ -۲
بوت استرپ.…………………………….……..… ۵۸ ROM 1-4-1 ) فضای -۷ -۲
برنامه………………..…….…..…… ۵۸ ROM 2-4-1 ) فضای رزرو شده برای -۷ -۲
۳-۴-۱ ) حافظه برنامه خارجی…..…………………………………….… ۵۹ -۷ -۲
دستورالعمل داخلی………………………..….… ۵۹ Cache RAM (4-4-1 -7 -2
۲) مد سازگاری ۱۶ بیتی…………….…………………………..….… ۵۹ -۷ -۲
فصل سوم:پیاده سازی پروژه…………………………………………….… ۶۰
۳) تشریح پروژه…………………………………………………………… ۶۱
۱)اجرای پروژه…………………………………………………….…… ۶۱ -۳
۱)سخت افزار پروژه…..………………………………………….…… ۶۱ -۱ -۳
۶۳ ….….…………………………….. ( D/A وA/D) CODEC ( 1 -1 -1-3
۶۶….……………………………………………..… ESSI 2-1 )پورت -۱ -۳
۶۸….……………………………………………… HOST 3-1 )پورت -۱ -۳
۴-۱ )اجزای جانبی………….……………….……………………….. ۷۱ -۱ -۳
۷۱…….……………………………..……………… CPLD(1- 4-1-1 -3
۲-۴-۱ )رگولاتور ولتاژ…………………………………….. ۷۴ -۱ -۳
۲)نرم افزار پروژه……………………………………..……………… ۷۹ -۱ -۳
۸۱………..…………..……………………… FRONTED 1-2 )بخش -۱ -۳
۸۲…………..….……………………………. BACKEND 2-2 )بخش -۱ -۳
۸۳..……………………………………………. Find peak 3-2 )بخش -۱ -۳
۴-۲ )بخش آشکارسازی تون و مونیتورینگ آن..…………..………………… ۸۳ -۱ -۳
۳)تست پروژه…………………….…………………………..………… ۸۴ -۳
فصل چهارم: نتیجه گیری……………..……………………..………………… ۸۶
۴)نتیجه گیری وپیشنهادات……..…………………………..……………… ۸۷
منابع و مأخذ……………………..……..……………………………..… ۸۸
۹۰………………………………………………………… Abbreviation
پیوست..………………………………………………………………… ۹۳
چکیده انگلیسی ……..…….……..……………………………………… ۱۱۹
- همچنین لینک دانلود به ایمیل شما ارسال خواهد شد به همین دلیل ایمیل خود را به دقت وارد نمایید.
- ممکن است ایمیل ارسالی به پوشه اسپم یا Bulk ایمیل شما ارسال شده باشد.
- در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.
مهسا فایل |
سایت دانلود فایل 