فایل ورد کامل ترجمه مقاله طراحی و تجزیه و تحلیل ضرب کننده کم ۲۵ صفحه در word


در حال بارگذاری
10 جولای 2025
پاورپوینت
17870
4 بازدید
۷۹,۷۰۰ تومان
خرید

توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد

 فایل ورد کامل ترجمه مقاله طراحی و تجزیه و تحلیل ضرب کننده کم ۲۵ صفحه در word دارای ۲۵ صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است

لطفا نگران مطالب داخل فایل نباشید، مطالب داخل صفحات بسیار عالی و قابل درک برای شما می باشد، ما عالی بودن این فایل رو تضمین می کنیم.

فایل ورد فایل ورد کامل ترجمه مقاله طراحی و تجزیه و تحلیل ضرب کننده کم ۲۵ صفحه در word  کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه  و مراکز دولتی می باشد.

توجه : در صورت  مشاهده  بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی فایل ورد کامل ترجمه مقاله طراحی و تجزیه و تحلیل ضرب کننده کم ۲۵ صفحه در word،به هیچ وجه بهم ریختگی وجود ندارد


بخشی از متن فایل ورد کامل ترجمه مقاله طراحی و تجزیه و تحلیل ضرب کننده کم ۲۵ صفحه در word :

دانلود فایل ورد کامل ترجمه مقاله طراحی و تجزیه و تحلیل ضرب کننده کم ۲۵ صفحه در word
ترجمه در قالب فایل Word و قابل ویرایش میباشد
سال انتشار:۲۰۱۳
تعداد صفحه ترجمه:۱۶
تعداد صفحه فایل انگلیسی:۶

موضوع انگلیسی :Design and Analysis of Low Power Multipliers and 4:2 Compressor Using Adiabatic Logic
موضوع فارسی:دانلود فایل ورد کامل ترجمه مقاله طراحی و تجزیه و تحلیل ضرب کننده کم ۲۵ صفحه در word
چکیده انگلیسی:Abstract- For high speed applications, a huge number of adders or compressors are to be used in multiplications to perform the partial product addition. In this paper a new approach of reducing power for a given system is developed that is adiabatic logic. The Array multiplier, Vedic 4×4 multiplier and 8×8 multiplier are designed using energy recovery logic in the inverter. The number of adders is reduced by introducing special kind of adders that are capable to add five/six/seven bits per decade. These adders are called compressors. A 4:2 compressor is developed using adiabatic logic for multiplier in order to reduce the power with facilitation of low power logic technique. The Vedic multiplier is designed using the compressor and the power results are obtained using TANNER EDA 12.0 tool. This paper presents a novel scheme for analysis of low power multipliers using adiabatic logic in inverter and in the compressor.
چکیده فارسی:برای برنامه های کاربردی سرعت بالا، در ضرب کننده برای انجام جمع حاصلضرب جزئی از تعداد زیادی جمع کننده یا کمپرسور استفاده شده است. در این مقاله روش جدیدی برای کاهش توان برقی یک سیستم معین توسعه یافته که منطق آدیاباتیک نام دارد. ضرب کننده آرایه، ضرب کننده ۴X4 ودیک و ضرب کننده ۸X8 با استفاده از منطق بازیابی انرژی در اینورتر طراحی شده اند. تعداد جمع کننده ها با معرفی نوع خاصی از جمع کننده که در هر دهه قادر به اضافه کردن پنج/ شش/ هفت بیت می باشد، کاهش می یابد. این جمع کننده ها کمپرسور نامیده می شوند. یک کمپرسور ۲ : ۴ با استفاده از منطق آدیاباتیک در ضرب کننده و به منظور کاهش قدرت بوسیله تسهیل روش منطق کم توان توسعه یافته است. ضرب کننده ودیک با استفاده از کمپرسور طراحی شده و نتایج توان برقی با استفاده از ابزار TANNER EDA 12.0 به دست آمده است. این مقاله با استفاده از منطق آدیاباتیک در اینورتر و کمپرسور، طرح جدیدی را برای تجزیه و تحلیل مالتی پلایرهای کم قدرت ارائه می نماید.

  راهنمای خرید:
  • همچنین لینک دانلود به ایمیل شما ارسال خواهد شد به همین دلیل ایمیل خود را به دقت وارد نمایید.
  • ممکن است ایمیل ارسالی به پوشه اسپم یا Bulk ایمیل شما ارسال شده باشد.
  • در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.