فایل ورد کامل شبیه سازی و پیاده سازی مدار سخت افزار پایه به کمک VHDL 29701 صفحه در word
توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد
فایل ورد کامل شبیه سازی و پیاده سازی مدار سخت افزار پایه به کمک VHDL 29701 صفحه در word دارای ۲۹۷۰۱ صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است
فایل ورد فایل ورد کامل شبیه سازی و پیاده سازی مدار سخت افزار پایه به کمک VHDL 29701 صفحه در word کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه و مراکز دولتی می باشد.
توجه : در صورت مشاهده بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی فایل ورد کامل شبیه سازی و پیاده سازی مدار سخت افزار پایه به کمک VHDL 29701 صفحه در word،به هیچ وجه بهم ریختگی وجود ندارد
بخشی از متن فایل ورد کامل شبیه سازی و پیاده سازی مدار سخت افزار پایه به کمک VHDL 29701 صفحه در word :
فایل ورد کامل شبیه سازی و پیاده سازی مدار سخت افزار پایه به کمک VHDL 29701 صفحه در word
نوع فایل : Word
تعداد صفحات : ۶۴
فایل ورد کامل شبیه سازی و پیاده سازی مدار سخت افزار پایه به کمک VHDL 29701 صفحه در word
فهرست و پیشگفتار
چکیده
در این پروژه یک مدار سخت افزاری با ۱۷ ورودی و ۲ خروجی از نوع qit کد نویسی و شبیه سازی شده و برای پیکربندی روی چیپ های FPGA یا CPLD آماده شده است .
کد نویسی این مدار بوسیله زبان VHDL و شیه سازی آن بوسیله نرم افزار model sim صورت گرفته است . مراحل آنالیز و سنتز قطعه کد های VHDL توسط دو برنامه foundation 2.1و FPGA express از شرکت xiliفایل ورد کامل شبیه سازی و پیاده سازی مدار سخت افزار پایه به کمک VHDL 29701 صفحه در word انجام شده است .
در صفحات بعدی این مقاله هر قسمت از روال فوق را که عبارت اند از : کد نویسی اولیه و مشکلات کامپایل ، آنالیز قطعه کدهای غیر استاندارد ، استاندارد کردن قطعه کدها و سنتز آنها می باشد . بطور کامل توضیح داده ام . همچنین در پایان در قسمت اجرایی نحوه تولید فایل باینری نهایی جهت برنامه ریزی روی چیپ XC4005XLPC84 که یک FPGA از خانواده XC4000XL است را مشاهده می کنید . ..
مقدمه
طی چند دهه اخیر ،مدارهای الکترونیکی پیشرفت قابل ملاحظه ای داشته اند . با پیچیده تر شدن هرچه بیشتر این مدارها ،نیاز به یافتن روشهایی است که سیستمها را بتوان با مجتمع سازی و جزئیات بیشتر طراحی و پیاده سازی نمود. قطعات قابل برنامه ریزی و FPGA ها ،آی سی هایی هستند که به تبع این پیشرفتها به بازار عرضه شده اند . هزینه ساخت کم و جزئیات زیاد این آی سی ها نسبت به حجم آنها،همچنین قابلیت برنامه ریزی شدن این قطعات بوسیله برنامه های نرم افزاری معمول و نرم افزارهای طراحی شماتیک باعث افزایش کاربرد این قطعات شده است . چنین پیش بینی می شود که با وجود این پیشرفت،آینده در تسخیر این قطعات قرار گیرد تا جائیکه بتوان بوسیله آنها تمامی یک سیستم پیچیده را به سادگی طراحی و اجرا نمود .
در این میان زبان توصیف سخت افزاری VHDL نقش مهمی را در طراحی و شبیه سازی مدارات سخت افزاری به عهده دارد . در این قسمت لازم می دانم تا توضیحی اجمالی از نحوه عملکرد و مزایای این زبان به شما ارائه کنم …
مروری بر VHDL
فصل اول :
مروری بر تحقیقات گذشته
۱-۱ تراشه های قابل برنامه ریزی
مزایای طراحی به روش ASIC :
کاهش ابعاد و حجم سیستم
کاهش هزینه و افزایش قابلیت اطمینان سیستم :
کاهش مدت زمان طراحی و ساخت و عرضه به بازار
حفاظت از طرح :
کاهش توان مصرفی ، نویز و اغتشاش
فصل دوم :
روش تحقیق و مواد
۱-۲ طراحی مدار voter هوشمند
۲-۲ کد نویسی با VHDL و شبیه سازی بوسیله برنامه model sim
۲-۲-۱ توصیف عملیاتی
۲-۲-۱-۱ عملیات بخش switching
۲-۲-۱-۲ عملیات بخش master _ slave
۲-۲-۱-۳ عملیات بخش Comparement
۲-۲-۱-۴ عملیات بخش ed _ om
۲-۲-۱-۵ عملیات بخش error finder
۲-۲-۱-۶ عملیات بخش data_ selector
۲-۲-۲ کد نویسی در VHDL
۲-۲-۲-۱ کدنویسی بسته basic _ utility
۲-۲-۲-۲ کد نویسی بخش switch – cell
۲-۲-۲-۳ کد نویسی بخش switching
۲-۲-۲-۴ کد نویسی بخش d – ff – ۲ bit
۲-۲-۲-۵ کد نویسی بخش ms – d – ff – ۲ bit
۲-۲-۲-۶ کد نویسی بخش ms – block
۲-۲-۲-۷ کد نویسی بخش m – s – block
۲-۲-۲-۸ کدنویسی بخش ed – om
۲-۲-۲-۹ کد نویسی بخش error – finder
۲-۲-۲-۱۰ کد نویسی بخش data – selector
۲-۲-۳ کامپایل و شبیه سازی
۲-۳ استاندارد کردن قطعه کدها و آنالیز آنها توسط FPGA express
قطعه کد switch – cell :
قطعه کد switching :
قطعه کد d – ff – ۲ bit :
قطعه کد m – s – block , ms – d – ff – ۲ bit :
قطعه کد comparement :
قطعه کد ed – om :
قطعه کد voter :
قطعه کد error – finder :
قطعه کد data – selector :
۲-۴ تولید طرح سطح گیت بوسیله FPGA express
۲-۵ استخراج فایل Net list بوسیله FPGA express
۲-۶ طریقه سنتز بوسیله Foundation 2.1
۲-۷ فاز اجرایی در برنامه foundation 2.1
ترجمه (Translate ) :
انطباق ( map ) : .
جایگذاری و مسیریابی(Place & Route ) :
زمانبندی ( timing ) :
مرتب کردن (Configure ) :
۲-۸ پیکر بندی روی تراشه XC4005XL توسط Foundation 2.1
- همچنین لینک دانلود به ایمیل شما ارسال خواهد شد به همین دلیل ایمیل خود را به دقت وارد نمایید.
- ممکن است ایمیل ارسالی به پوشه اسپم یا Bulk ایمیل شما ارسال شده باشد.
- در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.
مهسا فایل |
سایت دانلود فایل 