فایل ورد کامل رگولاتور کم توان و LIR پایین برای برچسب RFID غیرفعال در فناوری CMOS 0.18 ?m


در حال بارگذاری
10 جولای 2025
پاورپوینت
17870
5 بازدید
۷۹,۷۰۰ تومان
خرید

توجه : به همراه فایل word این محصول فایل پاورپوینت (PowerPoint) و اسلاید های آن به صورت هدیه ارائه خواهد شد

این مقاله، ترجمه شده یک مقاله مرجع و معتبر انگلیسی می باشد که به صورت بسیار عالی توسط متخصصین این رشته ترجمه شده است و به صورت فایل ورد (microsoft word) ارائه می گردد

متن داخلی مقاله بسیار عالی، پر محتوا و قابل درک می باشد و شما از استفاده ی آن بسیار لذت خواهید برد. ما عالی بودن این مقاله را تضمین می کنیم

فایل ورد این مقاله بسیار خوب تایپ شده و قابل کپی و ویرایش می باشد و تنظیمات آن نیز به صورت عالی انجام شده است؛ به همراه فایل ورد این مقاله یک فایل پاور پوینت نیز به شما ارئه خواهد شد که دارای یک قالب بسیار زیبا و تنظیمات نمایشی متعدد می باشد

توجه : در صورت مشاهده بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل می باشد و در فایل اصلی فایل ورد کامل رگولاتور کم توان و LIR پایین برای برچسب RFID غیرفعال در فناوری CMOS 0.18 ?m،به هیچ وجه بهم ریختگی وجود ندارد

تعداد صفحات این فایل: ۲۴ صفحه


بخشی از ترجمه :

چکیده

این مقاله یک رگولاتور موجک (ریپل) کم توان و خروجی پایین برای برچسب های شناسایی رادیو فرکانسی ارائه می دهد. قطعه های داخلی رگولاتور از خروجی مراحل ابتدایی یکسو کننده تامین شده اند. تقویت کننده عملیاتی پیشنهادی بر روی کلاس AB کار می کند و بایاس آن در فرم بایاس تطبیقی می باشد. باند گپ مرجع و مقاومت های ولتاژ نمونه مورد استفاده در این مقاله به طور کامل با ترانزیستورهایی طراحی شده است که در توان اتلافی کم به اوج می رسند. ولتاژ خروجی رگولاتور برابر با ۱۰۷ V است، درحالی که موجک خروجی نیز برابر با ± ۱۱ mV می باشد. مقدار تنظیم خطی، نسبت رد منبع تغذیه، و راندمان رگولاتور نیز به ترتیب برابر است با ۵۵ mV، ۴۵۲ dB و ۷۱۳%. توان مصرفی ۱۱۱ W با بار ۲۰ K محاسبه شده است. شبیه سازی با کمک نرم افزار Cadence در فناوری ۰۱۸ m CMOS انجام شده است، درحالی که فرکانس عملکردی آن برابر با ۹۶۰ MHz می باشد. طرح بندی رگولاتور پیشنهادی نیز ۰۰۰۱۲۵ mm^2 است.

 

مقدمه

فناوری RFID اخیرا توسعه یافته است و یک پیشرفت چشمگیر نیز داشته است. برچسب غیرفعال بسیار کاربرد دارد زیرا طول عمر بیشتر و هزینه ساخت کمتری دارد. برای افزایش محدوده ارتباطات بین برچسب و خواننده، مدارهای با توان اتلافی کم بکار می رود.

شکل ۱ قطعه تامین برچسب را نشان می دهد. امواج منتقل شونده از خواننده با آنتن برچسب دریافت و به سیگنال سینوسی تبدیل می شوند. سیگنال AC ایجادشده با کمک رگولاتور ولتاژ به ولتاژ DC تبدیل می-شود. وقتی برچسب و خواننده (قرائت کننده) نزدیک به یکدیگر باشند، محدودکننده ولتاژ می بایست به منظور جلوگیری از آسیب به تراشه برچسب استفاده شود. ولتاژ خروچی یکسوکننده احتمالا دارای موجک باشد که نشان می دهد به طور کامل یکسوشده نیست. بنابراین، رگولاتور برای حذف ریپل (موجک) اعمال می شود. چون قطعه برچسب های مختلف نیاز به سطوح ولتاژ متفاوت دارند، مبدل DC-DC بکار می رود. در این مقاله، قطعه رگولاتور ارزیابی شده است.

 

نتیجه گیری

در این مقاله، مدار رگولاتور که در فرکانس ۹۶۰ MHz کار می کند، برای برچسب RFID ارائه شده است. برای تامین مدار، دو سطح ولتاژ، ۰۵ V و ۱۵ V، که از مرحله اولیه و نهایی یکسوکننده بدست آمده اند، بکار رفته است. برای کاهش توان مصرفی، زیرقطعات با ۰۵ V تامین شده اند. با استفاده از بایاس تطبیقی برای OPA و ساختار MOSFET کلی برای رگولاتور، توان مصرفی و مساحت تراشه کاهش یافت. توان مصرفی مدار برای مقاومت بار ۲۰ K حدودا ۱۱۱ W است، درحالی که مساحت تراشه آن برابر با ۰۰۰۱۲۵ mm^2 می باشد. موجک ولتاژ ورودی سینوسی برای V_(in,low) و V_(in,high) به ترتیب ۱۰۰ و ۴۰۰ Mv درنظر گرفته شده است. به دلیل این فرضیات برای شبیه سازی، ولتاژ خروجی با موجک ±۱ mV برابر با ۱۰۷ V بدست آمد. LIR و PSRR نیز به ترتیب برابر با ۵۵ mV/V و -۴۵ dB می باشند.

عنوان انگلیسی:A Low Power and Low LIR Regulator for Passive RFID Tag in 0.18 µm CMOS Technology~~en~~

Abstract

This paper proposes a low power and low output ripple regulator for radio frequency identification tags. The inner blocks of regulator is supplied from elementary stages output of rectifier. The proposed operational amplifier works on AB class and its bias is in adaptive biasing form. The bandgap reference and sampling voltage resistors used in this paper are completely designed with transistors which culminate in low power dissipation. The regulator output voltage is 1.07 V, while the output ripple is ±۱۱ mV. The value of line regulation, power supply rejection ratio, and regulator efficiency are 5.5 mV/V, 45.2 dB, and 71.3%, respectively. A 111 µW power consumption has been calculated with 20 K load. The simulation is done with the help of Cadence software in 0.18 µm CMOS technology, while its operational frequency is 960 MHz. The layout of the proposed regulator is 0.00125 mm2.

 

۱ INTRODUCTION

The RFID technology is recently improved and has a great development. The passive tag is more considered as it has longer lifetime and lower cost fabrication. For increasing the communication range between tag and reader, low power dissipation circuits are employed.

Figure 1 shows the tag supply block. The transmitted waves from reader are received with tag antenna and are converted into sinusoidal signal. The generated AC signal is converted into DC voltage with the help of voltage regulator. When tag and reader are close to each other, the voltage limiter should be used to ban the damage of tag chip. The rectifier output voltage has probably the ripple which indicates it is not completely rectified. Therefore, a regulator is applied for eliminating ripple. Since different tag blocks need various voltage levels, DC-DC convertor is used. In this paper the regulator block is evaluated.

 

۷ CONCLUSION

In this paper, a regulator circuit working at 960 MHz frequency is presented for RFID tag. For supplying the circuit, two voltage levels, 0.5 and 1.5 V, which are gained from the elementary and the extremity stage of the rectifier, are used. For decreasing the power consumption, sub-blocks are supplied with 0.5 V. By using adaptive biasing for OPA and total MOSFET structure for regulator, the power consumption and chip area are decreased. The power consumption of the circuit for 20 KV load resistor is about 111 mW, while its chip area is 0.00125 mm2 . The sinusoidal input voltage ripple for Vin,low and Vin,high are considered 100 and 400 mV, respectively. Due to these assumptions for simulation, the output voltage is achieved 1.07 V with §۱۱ mV ripple. The LIR and PSRR are 5.5 mV/V and -45 dB, respectively

$$en!!

  راهنمای خرید:
  • همچنین لینک دانلود به ایمیل شما ارسال خواهد شد به همین دلیل ایمیل خود را به دقت وارد نمایید.
  • ممکن است ایمیل ارسالی به پوشه اسپم یا Bulk ایمیل شما ارسال شده باشد.
  • در صورتی که به هر دلیلی موفق به دانلود فایل مورد نظر نشدید با ما تماس بگیرید.